本发明公开一种基于FPGA的电磁阀驱动模块,包括高端开关、FPGA单元、低端驱动单元以及电源;低端驱动单元包括多个低端开关、采样电阻以及电压比较器;多个电磁阀为驱动对象;高端开关与各个电磁阀分别相连,每个电磁阀分别连接一个低端开关,各个低端开关通过同一采样电阻接地,电压比较器与采样电阻和FPGA单元分别相连。根据驱动阀的类型对FPGA进行参数设置,使FPGA输出响应控制驱动阀的PWM信号来控制峰值电流和波谷电流的大小以及持续时间,使其适用于多种类型的电磁阀。采用电压比较器实时地采集采样电阻上的电压,并根据事先设置的参数对比判断,当判定为短路或断路时关闭高端开关,实现对驱动模块的保护。
一种基于FPGA的电磁阀驱动模块,其特征在于,包括高端开关、现场可编辑门阵列FPGA单元、低端驱动单元以及电源;电源通过高端开关与低端驱动单元相连,FPGA单元分别与高端开关和低端驱动单元相连;低端驱动单元包括多个低端开关、采样电阻以及电压比较器;多个电磁阀为驱动对象;高端开关与各个电磁阀分别相连,每个电磁阀分别连接一个低端开关,各个低端开关通过同一采样电阻接地,电压比较器与采样电阻和FPGA单元分别相连;高端开关,根据接收自FPGA单元的信号控制电磁阀驱动模块的导通和断开;低端驱动单元,根据FPGA单元传输过来的选择信号,闭合一个低端开关,以驱动对应的电磁阀;电压比较器,实时采集采样电阻上的电压,在电流上升阶段,当所采集的电压大于事先设置的峰值电压时,则发送峰值电流维持信号给FPGA单元,在电流下降阶段,当所采集的电压小于事先设置的谷值电压时,则发送谷值电流维持信号给FPGA单元;FPGA单元,存储低端驱动单元中各电磁阀的控制参数,包括峰值电流的持续时间t2、谷值电流的持续时间t4、峰值电压、谷值电压、维持峰值电流的PWM信号参数以及维持谷值电流的PWM参数;根据外部传输过来的工况数
来自北京理工大学,项目的研究团队由刘兴华;李洋;吴文峰;王汝维;于雷组成。刘兴华北京理工大学博导。长期从事内燃机电子控制系统和燃烧系统匹配的相关实验、仿真开发和研究。主持和参加多项兵器预研项目和多项横向项目研究,主持两项863计划项目。获得国家发明专利多项,北京理工大学优秀科技奖一项。发表论文二十余篇。
评价单位:“科创中国”5G+行业创新应用专业科技服务团 (中国通信工业协会)
评价时间:2023-12-06
综合评价
该项目对基于FPGA的电磁阀驱动模块的研究,项目符合国家产业政策,可以对当地行业技术进步、扩大就业、增加地方税收等方面起到积极的推动作用,建议推广。
查看更多>
评价单位:- (-)
评价时间:2023-09-01
综合评价
该项目主体内容为对基于FPGA的电磁阀驱动模块的研究,项目符合国家产业政策,对促进当地行业技术进步、扩大就业、增加地方税收,起到了积极的推动作用。
查看更多>