您所在的位置: 成果库 一种铷原子频标数字锁相倍频器

一种铷原子频标数字锁相倍频器

发布时间: 2022-11-12

来源: 科技服务团

基本信息

合作方式: 技术转让
成果类型: 发明专利
行业领域:
高新技术改造传统产业,高性能、智能化仪器仪表
成果介绍
本技术的目的在于提供一种铷原子频标数字锁相倍频器,该倍频器具有结构简单、数字化程度高、参数优化简单易行的特点。 为了实现上述目的,采用的技术方案是: 外部IOMHz压控晶振的输出端连接到数字锁相环(PLL)的输入端,数字锁相环 (PLL)的输出端连接到微波放大器的输入端,微波放大器的输出端连接阶跃匹配电路的输入端,阶跃匹配电路的输出端为倍频器的输出端。数字锁相环(PLL)由芯片AD9956、环路低通滤波器、压控振荡器(VCO)、微波功分器、IOMHz低通滤波器组成,芯片AD9956集成了鉴相器和数字频率综合器(DDS)。鉴相器的输出端通过环路低通滤波器连接到压控振荡器 (VCO)的输入端,压控振荡器(VCO)通过微波功分器分为两路,一路连接微波放大器的输入端,另一路连接数字频率综合器(DDS)的输入端,数字频率综合器(DDQ输出端连接IOMHz低通滤波器,IOMHz低通滤波器输出端连接鉴相器的输入端。
成果亮点
1、具有良好的动态性能。因为采用了锁相环(PLL)倍频,可通过设计适当的环路低通滤波器通带,有效地抑制原子频标系统因杂散引起的频标标准输出频率跳动。 2、具有分辨率很高的小数频率输出能力。本倍频器系统把数字频率综合器(DDS) 内插于数字锁相环(PLL),倍频输出信号的分辨率由数字频率综合器(DDS)的频率数据位宽决定,而48位的位宽使输出频率的分辨率达微赫兹水平。 3、硬件电路精简。因为本倍频器中采用了集成的分辨率很高的数字频率综合器 (DDS),故省掉了传统门电路构成的小数综合器;利用单片机MSP430F169对数字频率综合器(DDQ进行FSK来实现对数字锁相环输出的976. 3839MHz微波调频,可省掉传统的专用调频电路和调制频率产生电路。 4、参数软件设置,调试简单易行。本倍频器通过单片机MSP430F169内软件设定输入到微波腔的6834MHz微波调频信号的调制信号大小和调制深度大小;还通过软件给数字频率综合器(DDQ设置不同的小数分频比来调节铷原子频标标准输出频率的准确度。 5、输入到铷原子频标微波腔的信号纯度高。 6、倍频效率高。
团队介绍
梅刚华,1985-10~现在,中国科学院武汉物理与数学研究所,研究员,2010-11-25-今,中国第二代卫星导航系统科技重大专项卫星导航领域专家组成员,专家 2010-08-01-今,总装备部时间频率专家组成员,专家 2005-10-10-今,中国计量测试学会时间频率专业委员会副主任, 副主任;星载铷原子钟原子信号增强与稳定关键技术,一等奖;北斗二号导航卫星国产铷原子钟高可靠高稳定整机设计及工程实现,一等奖;
成果资料
产业化落地方案
点击查看